1、dc是什麼的縮寫
1、Detective Comics,DC漫畫公司是美國與漫威漫畫公司(Marvel Comics)齊名的漫畫巨頭,它創建於1934年。1938年6月,公司在《動作漫畫》創刊號上創造出世界上第一位超級英雄——超人,從此改寫了美國漫畫史。
2、Washington D.C.,華盛頓哥倫比亞特區,簡稱華盛頓,又稱華都、華府,美利堅合眾國的首都,得名於美國首任總統喬治·華盛頓,靠近弗吉尼亞州和馬里蘭州,位於美國的東北部、中大西洋地區,是1790年作為首都而設置、由美國國會直接管轄的特別行政區劃,因此不屬於美國的任何一州。
3、Digital Camera (DC),是數碼照相機的簡稱,又名:數字式相機。數碼相機,是一種利用電子感測器把光學影像轉換成電子數據的照相機。
4、DC Cordova,是世界知名Money & You課程及美國BSE企業家商業學院共同創辦人。
5、DCSHOECOUSA,總部設在加州Vista的DC鞋業公司是引領滑板鞋業的一大品牌,DC的產品已經涵蓋了專業滑板鞋、服裝、滑雪產品等系列產品。
6、Dendritic cells,樹突狀細胞(也稱DC細胞)是由加拿大學者Steinman於1973年發現的,是目前所知的功能最強的抗原提呈細胞,因其成熟時伸出許多樹突樣或偽足樣突起而得名。
2、為什麼數字邏輯輸入的時候老是喜歡 反著寫。 時序電路的Q2Q1Q0, 寫真值表也是輸入變數DC
不行,高位在前是行規。
如數值 123 表示一百二十三,而不是三百二十一 。
畫邏輯圖也有規則,信息流一般是從左到右,從下到上。為了電路圖簡潔,個別走線可以逆行。
3、220V是什麼電流DC和AC的區別家庭用電是什
DC(英語Direct Current 的簡寫)是指直流電,AC(英語Alternating Current的簡寫)是指交流電。家庭用電都是交流電。
4、DC庫什麼意思?
DC庫是指物流倉庫。
DC =distribution center (物流專業詞彙)配送中心
配送中心常用名稱,有多意思,配送中心是接受並處理末端用戶的訂貨信息,對上游運來的多品種貨物進行分揀,根據用戶訂貨要求進行揀選、加工、組配等作業,並進行送貨的設施和機構。是從供應者手中接受多種大量的貨物,進行倒裝、分類、保管、流通加工和情報處理等作業,然後按照眾多需要者的訂貨要求備齊貨物,以令人滿意的服務水平進行配送的設施。
5、DC是什麼,
DC的簡介
1998.11.27發售的128位游戲機,是世嘉最優秀的主機,主要以網路服務為賣點,發表了劃時代的《夢幻之星網路版》,平心而論DC的游戲非常不錯,但最後還是在2000.3月正式停產,而世嘉公司也轉型為軟體公司。
CPU:日立SH-4 128 BIT RISC CPU(200 MHz) (運算速度:360MIPS)。
DC的信息
浮點運算能力: 14G FLOPS(比PENTIUM II還要強四倍)
圖形晶片:NEC Power VR2 (300萬 PLOYGUN/S)
聲音系統:YAMAHA XG3D SOUND CHIP (64路ADPCM/PCM音源環回立體聲)
內存:16MB主RAM,8MB顯存,2MB聲音用內存
GD-ROM:12X
發色數:16777216色
MODEM:33.6 KPS (外置)
OS(操作系統):Microsoft WINDOWS CE 2.0(WINDOWS CE 是掌上電腦的專用操作系統,這個WINDOWS CE是DREAMCAST專用的,因為可以上INTERNET,所以也會有瀏覽器,聽說是一個改良版的IE4。
因為該主機的配置和現在流行的個人電腦很接近,以後它和個人電腦的互換性會很高,移植速度會很快的。而且憑著它的特強機能,以前玩次世代機的一些問題(如讀碟慢, 3D機能的差使跳格情況嚴重等)都可以有很大的改善。
DC的含義
Direct Current,直流電平。
Digital Camera,數碼相機。以CCD或CMOS為光感元件的相機都可稱為數碼相機。
Dream Cast,為世嘉於1998推出的游戲主機。規格如下:
CPU: HITACHI SH4 32bit * 4 Graphic Enginee 內置RISC
(主頻:200MHz 360MIPS/1.4 flops)
內存: 主內存:16M(64bi SD-RAM *2 )顯示內存:8M 音效內存:2M
顯示: 640×480解析度
色彩:16萬7千色
晶元:POWER VR2 (CG描繪性能,每秒300萬個多邊形,最高500萬)
特顯機能:FOG(霧化效果)BUMP MAPPING(處理凹凸圖像效果)
ALPHA-BLENDING(256層次半透明效果)
MIP MAPPING(根據多邊形的距離自動調節貼圖效果,防止變形)
TRI-LINEAR FILTERING(直線滲透處理效果)
ANTI ALIASING(圖像輪廓表現更加圓滑效果)
ENVIRONMENT(圖片鏡像效果)SPECULAR EFFECT(圖像反射光源效果)
聲音: Super intelligent Sound Processor 64聲道ADPCM和XG格式
(內置32bit RISC CPU和EFFECT專用DSP)
操作系統: Microsoft Windows CE 精簡版 DIRECTX6-7 約2M
光碟機和軟體載體: GD-ROM 12倍速光碟驅動器,最高容量1GB
外設: 33.6K-MODEM,ZIP-100M軟碟機
其他功能: 音樂CD播放,時鍾,可視記憶卡
DC被PS2擊敗後,世嘉宣布轉型為軟體供應商。
首批銷量:15萬台
全球累計銷量:1045萬台(日本225萬台,海外820萬台)。
6、dc倉是什麼意思
DISTRIBUTION CENTRE 通常指比較大型的倉庫配送中心.
配送中心常用名稱,有多個意思,配送中心是接受並處理末端用戶的訂貨信息,對上游運來的多品種貨物進行分揀,根據用戶訂貨要求進行揀選、加工、組配等作業,並進行送貨的設施和機構。是從供應者手中接受多種大量的貨物,進行倒裝、分類、保管、流通加工和情報處理等作業,然後按照眾多需要者的訂貨要求備齊貨物,以令人滿意的服務水平進行配送的設施。
配送中心在以下幾個方面發揮較好的作用:
減少交易次數和流通環節;
產生規模效益;
減少客戶庫存,提高庫存保證程度;
與多家廠商建立業務合作關系,能有效而迅速的反饋信息,控制商品質量。
配送中心是現代電子商務活動中開展配送活動的物質技術基礎。
7、文獻翻譯,請幫幫忙
4) Flow-Control Scheme: The flow control signal has to fulfill the following requirements:
• it has to be transmitted over a differential pair;
• for AC coupling it has to be DC free;
• it has to represent two states, receiver busy or ready.
We chose the flow control signal to be a square-wave because it is DC free and can easily be generated by clocked digital logic. The part of the FPGA which interfaces to the SerDes and performs the flow control is running at the same clock-speed as the parallel SerDes interfaces, e.g. 125MHz for a 2.5Gbit/s link. The receiver FPGA signals that it is ready to receive by generating a square-wave at half its clock frequency, i.e. 62.5MHz. If the receiver is running out of FIFO space it signals the sender to stop by generating a square-wave at an eighth of the clock frequency.
4. 信息流控制方案:信息流控制信號必須符合下列要求:
* 信號必須通過一對差分線;
* 交流電的耦合必須沒有直流;
* 它必須顯示兩種狀態,接收器繁忙或准備接收。
我們選擇的是方波信息流控制信號,因為它不需要直流且可以輕易由計時數字邏輯生成。與並串轉換器連接和執行信息流控制的FPGA介面部件所運行的時鍾速度是與並行介面一致的,例如2.5Gbit/s 的鏈接是125MHz。FPGA的接收器是以其時鍾頻率的一半生成方波信號表示已可接收信號,也就是62.5MHz。如果接收器已沒有FIFO空間,它會用1/8的時鍾頻率生成方波信號通知發送器停止發信號。
These signals can be easily decoded by the sender FPGA even though they are not synchronous to any of the sender FPGA's clock signals. It does so by counting the number of clock cycles the flow control signal keeps the same value. If this counter is one to three the sender keeps sending, if it counts to four or more the sender has to stop.
We have to know at what receiver FIFO fill-level we have to signal a stop condition to the sender. It is the sum of the forward channel and the back channel latency. According to [16] the SerDes has a total link latency of 38 + 107 = 145 bit times, giving 7.25 clock cycles, plus the line delay of the cable.
盡管FPGA發送器沒有與任何FPGA的時鍾信號同步,但解碼這些信號還是容易的。它是通過計算信息流控制信號維持同值的時鍾周期數來實現的。如果周期數是一到三,發送器會繼續發送信號,當達到四或以上時,發送器會停止發送。我們必須知道接收器的FIFO空間被裝滿至什麼高度才應向發送器發送停止條件;這是前、後信道延時的總和。根據[16]中的串並轉換器總共有鏈接時延38 + 107 = 145 位時間,有7.25個時鍾周期,另加線纜的線路延時。
The flow-control back channel has a latency equal to the line delay plus two cycles for the synchronizer registers, plus 4 to 5 cycles to detect the stop state. This adds up to 14.25 cycles plus two line delays.
At a 2m maximum cable length this is 2 x 2m / 0.5c = 26.6 ns which is 3.3 cycles. Thus the total delay should be less than 18 cycles. The latest time to dispatch the flow control stop signal is thus when we have 18 words of the 16bit receiver FIFO remaining free.
信息流控制的後信道的時延是等於線路延時加同步注冊器的2個周期,再加監測停止狀態的四至五個周期,這合計達到14.25個周期加2個線路延時。
以最長2米的線纜計算,就是2 x 2m / 0.5c = 26.6 ns,即是3.3周期。因此,總延時應該低於18個周期。所以當16位接收器的FIFO空間只剩18字時,這是向信息流控制發送停止信號的最遲時間。
5) 32bit word synchronization: When using 32bit addresses, two 16bit words have to be transferred per address. In order to detect the 32bit word boundary we define that the two 16bit words have to be sent back-to-back, with no IDLE characters in between. Once an IDLE character is seen, the receiver knows the 32bit word boundary. This allows 32bit words to also be sent back-to-back, once the receiver has seen a single IDLE character, thus the full bandwidth available can be used for address data.
5. 32位字同步:當使用32位地址時,每個地址必須轉移兩個16位字。為了檢測32位字邊界,我們的定義是,這兩個16位字必須連續發送,中間不允許有IDLE字元。一旦有個IDLE字元被發現,接收器就知道32位字邊界;這就讓32位字也可以被連續發送,因此,全部的可用帶寬能被用於地址數據。
D. FPGA implementation
We are using a Xilinx Spartan 3E series FPGA on the AEX board to link the three interface sections together. The PQ208 package chosen has a sufficient pin count for this system, while still allowing in-house assembly without reflow soldering.
D. 運行FPGA
我們在AEX板上使用一個Xilinx Spartan 3E系列的FPGA將三個介面區連接起來。我們選擇PQ208包是因為它有足夠本系統使用的引腳數,而且不用再流焊就可進行內部組裝。
【英語牛人團】
8、物流中DC是什麼意思?具體做什麼的?
DC即配送中心(Distribution Centre)
配送中心(Distributioncenter)是指接受供應商提供的多品種、大量貨物,並在儲存、儲存、分揀、配送、配送處理、信息處理等操作後,將按照用戶訂購要求完成的貨物交付給客戶的組織和物流設施。
負責物流貨物的集散,調運,配置工作的工作人員。
(8)信息流dc擴展資料:
配送中心作業流程
備貨
配送的准備工作和基礎工作。備貨工作包括籌集貨源、訂貨、采購、集貨、進貨及有關的質量檢查、結算、交接等。
配送的優勢之一,就是可以集中若干用戶的需求進行一定規模的備貨。備貨是決定配送成敗的初期工作,如果備貨成本太高,會大大降低配送的效益。
分揀及配貨
分揀及配貨是配送不同於其他物流形式的有特點的功能要素,也是配送成敗的一項重要支持性工作。分揀及配貨是完善送貨、支持送貨准備性工作,是不同配送企業在送貨時進行競爭和提高自身經濟效益的必然延伸,所以,也可以說是送貨向高級形式發展的必然要求。
有了分揀及配貨,就會大大提高送貨服務水平,所以,分揀及配貨是決定配送系統水平的關鍵要素。
配裝
在單個用戶配送數量不能達到車輛的有效載運負荷時,就存在如何集中不同用戶的配送貨物,進行搭配裝載以充分利用運能、運力的問題,這就需要配裝。 和一般送貨不同之處在於,通過配裝可以大大提高送貨水平及降低送貨成本,所以配裝也是配送系統中有現代特點的功能要素,是現代配送不同於傳統送貨的重要區別之處。
配送運輸
配送運輸屬於運輸中的末端運輸、支線運輸,和一般運輸形態主要區別在於:配送運輸是較短距離、較小規模、頻度較高的運輸形式,一般使用汽車和其他小型車輛做運輸工具。
與干線運輸的另一個區別是,配送運輸路線選擇問題是一般干線運輸所沒有的,干線運輸的干線是惟一的運輸線,而配送運輸由於配送用戶多,一般城市交通路線又較復雜,如何組成最佳路線,如何使配裝和路線有效搭配等,是配送運輸的特點,也是難度較大的工作。
9、物流中的「DC」是什麼意思
distribution center
配送中心
10、DC是什麼意思
DC代表意思:
1、DC漫畫公司(Detective Comics)是美國與漫威漫畫公司(Marvel Comics)齊名的漫畫巨頭,它創建於1934年。1938年6月,公司在《動作漫畫》創刊號上創造出世界上第一位超級英雄——超人,從此改寫了美國漫畫史。
2、華盛頓哥倫比亞特區(Washington D.C.),簡稱華盛頓,又稱華都、華府,美利堅合眾國的首都,得名於美國首任總統喬治·華盛頓,靠近弗吉尼亞州和馬里蘭州。
位於美國的東北部、中大西洋地區,是1790年作為首都而設置、由美國國會直接管轄的特別行政區劃,因此不屬於美國的任何一州。
3、Synopsys發布最新版 Design Compiler 綜合解決方案—— Design Compiler 2007。新版本擴展了拓撲技術,以加速採用先進低功耗和測試技術的設計收斂,幫助設計人員提高生產效率和 IC 性能。
4、數碼相機,英文全稱:Digital Still Camera (DSC),簡稱:Digital Camera (DC),是數碼照相機的簡稱,又名:數字式相機。數碼相機,是一種利用電子感測器把光學影像轉換成電子數據的照相機。
5、樹突狀細胞(也稱DC細胞)是由加拿大學者Steinman於1973年發現的,是目前所知的功能最強的抗原提呈細胞,因其成熟時伸出許多樹突樣或偽足樣突起而得名。