1、dc是什么的缩写
1、Detective Comics,DC漫画公司是美国与漫威漫画公司(Marvel Comics)齐名的漫画巨头,它创建于1934年。1938年6月,公司在《动作漫画》创刊号上创造出世界上第一位超级英雄——超人,从此改写了美国漫画史。
2、Washington D.C.,华盛顿哥伦比亚特区,简称华盛顿,又称华都、华府,美利坚合众国的首都,得名于美国首任总统乔治·华盛顿,靠近弗吉尼亚州和马里兰州,位于美国的东北部、中大西洋地区,是1790年作为首都而设置、由美国国会直接管辖的特别行政区划,因此不属于美国的任何一州。
3、Digital Camera (DC),是数码照相机的简称,又名:数字式相机。数码相机,是一种利用电子传感器把光学影像转换成电子数据的照相机。
4、DC Cordova,是世界知名Money & You课程及美国BSE企业家商业学院共同创办人。
5、DCSHOECOUSA,总部设在加州Vista的DC鞋业公司是引领滑板鞋业的一大品牌,DC的产品已经涵盖了专业滑板鞋、服装、滑雪产品等系列产品。
6、Dendritic cells,树突状细胞(也称DC细胞)是由加拿大学者Steinman于1973年发现的,是目前所知的功能最强的抗原提呈细胞,因其成熟时伸出许多树突样或伪足样突起而得名。
2、为什么数字逻辑输入的时候老是喜欢 反着写。 时序电路的Q2Q1Q0, 写真值表也是输入变量DC
不行,高位在前是行规。
如数值 123 表示一百二十三,而不是三百二十一 。
画逻辑图也有规则,信息流一般是从左到右,从下到上。为了电路图简洁,个别走线可以逆行。
3、220V是什么电流DC和AC的区别家庭用电是什
DC(英语Direct Current 的简写)是指直流电,AC(英语Alternating Current的简写)是指交流电。家庭用电都是交流电。
4、DC库什么意思?
DC库是指物流仓库。
DC =distribution center (物流专业词汇)配送中心
配送中心常用名称,有多意思,配送中心是接受并处理末端用户的订货信息,对上游运来的多品种货物进行分拣,根据用户订货要求进行拣选、加工、组配等作业,并进行送货的设施和机构。是从供应者手中接受多种大量的货物,进行倒装、分类、保管、流通加工和情报处理等作业,然后按照众多需要者的订货要求备齐货物,以令人满意的服务水平进行配送的设施。
5、DC是什么,
DC的简介
1998.11.27发售的128位游戏机,是世嘉最优秀的主机,主要以网络服务为卖点,发表了划时代的《梦幻之星网络版》,平心而论DC的游戏非常不错,但最后还是在2000.3月正式停产,而世嘉公司也转型为软件公司。
CPU:日立SH-4 128 BIT RISC CPU(200 MHz) (运算速度:360MIPS)。
DC的信息
浮点运算能力: 14G FLOPS(比PENTIUM II还要强四倍)
图形晶片:NEC Power VR2 (300万 PLOYGUN/S)
声音系统:YAMAHA XG3D SOUND CHIP (64路ADPCM/PCM音源环回立体声)
内存:16MB主RAM,8MB显存,2MB声音用内存
GD-ROM:12X
发色数:16777216色
MODEM:33.6 KPS (外置)
OS(操作系统):Microsoft WINDOWS CE 2.0(WINDOWS CE 是掌上电脑的专用操作系统,这个WINDOWS CE是DREAMCAST专用的,因为可以上INTERNET,所以也会有浏览器,听说是一个改良版的IE4。
因为该主机的配置和现在流行的个人电脑很接近,以后它和个人电脑的互换性会很高,移植速度会很快的。而且凭着它的特强机能,以前玩次世代机的一些问题(如读碟慢, 3D机能的差使跳格情况严重等)都可以有很大的改善。
DC的含义
Direct Current,直流电平。
Digital Camera,数码相机。以CCD或CMOS为光感元件的相机都可称为数码相机。
Dream Cast,为世嘉于1998推出的游戏主机。规格如下:
CPU: HITACHI SH4 32bit * 4 Graphic Enginee 内置RISC
(主频:200MHz 360MIPS/1.4 flops)
内存: 主内存:16M(64bi SD-RAM *2 )显示内存:8M 音效内存:2M
显示: 640×480分辨率
色彩:16万7千色
芯片:POWER VR2 (CG描绘性能,每秒300万个多边形,最高500万)
特显机能:FOG(雾化效果)BUMP MAPPING(处理凹凸图像效果)
ALPHA-BLENDING(256层次半透明效果)
MIP MAPPING(根据多边形的距离自动调节贴图效果,防止变形)
TRI-LINEAR FILTERING(直线渗透处理效果)
ANTI ALIASING(图像轮廓表现更加圆滑效果)
ENVIRONMENT(图片镜像效果)SPECULAR EFFECT(图像反射光源效果)
声音: Super intelligent Sound Processor 64声道ADPCM和XG格式
(内置32bit RISC CPU和EFFECT专用DSP)
操作系统: Microsoft Windows CE 精简版 DIRECTX6-7 约2M
光驱和软件载体: GD-ROM 12倍速光盘驱动器,最高容量1GB
外设: 33.6K-MODEM,ZIP-100M软驱
其他功能: 音乐CD播放,时钟,可视记忆卡
DC被PS2击败后,世嘉宣布转型为软件供应商。
首批销量:15万台
全球累计销量:1045万台(日本225万台,海外820万台)。
6、dc仓是什么意思
DISTRIBUTION CENTRE 通常指比较大型的仓库配送中心.
配送中心常用名称,有多个意思,配送中心是接受并处理末端用户的订货信息,对上游运来的多品种货物进行分拣,根据用户订货要求进行拣选、加工、组配等作业,并进行送货的设施和机构。是从供应者手中接受多种大量的货物,进行倒装、分类、保管、流通加工和情报处理等作业,然后按照众多需要者的订货要求备齐货物,以令人满意的服务水平进行配送的设施。
配送中心在以下几个方面发挥较好的作用:
减少交易次数和流通环节;
产生规模效益;
减少客户库存,提高库存保证程度;
与多家厂商建立业务合作关系,能有效而迅速的反馈信息,控制商品质量。
配送中心是现代电子商务活动中开展配送活动的物质技术基础。
7、文献翻译,请帮帮忙
4) Flow-Control Scheme: The flow control signal has to fulfill the following requirements:
• it has to be transmitted over a differential pair;
• for AC coupling it has to be DC free;
• it has to represent two states, receiver busy or ready.
We chose the flow control signal to be a square-wave because it is DC free and can easily be generated by clocked digital logic. The part of the FPGA which interfaces to the SerDes and performs the flow control is running at the same clock-speed as the parallel SerDes interfaces, e.g. 125MHz for a 2.5Gbit/s link. The receiver FPGA signals that it is ready to receive by generating a square-wave at half its clock frequency, i.e. 62.5MHz. If the receiver is running out of FIFO space it signals the sender to stop by generating a square-wave at an eighth of the clock frequency.
4. 信息流控制方案:信息流控制信号必须符合下列要求:
* 信号必须通过一对差分线;
* 交流电的耦合必须没有直流;
* 它必须显示两种状态,接收器繁忙或准备接收。
我们选择的是方波信息流控制信号,因为它不需要直流且可以轻易由计时数字逻辑生成。与并串转换器连接和执行信息流控制的FPGA接口部件所运行的时钟速度是与并行接口一致的,例如2.5Gbit/s 的链接是125MHz。FPGA的接收器是以其时钟频率的一半生成方波信号表示已可接收信号,也就是62.5MHz。如果接收器已没有FIFO空间,它会用1/8的时钟频率生成方波信号通知发送器停止发信号。
These signals can be easily decoded by the sender FPGA even though they are not synchronous to any of the sender FPGA's clock signals. It does so by counting the number of clock cycles the flow control signal keeps the same value. If this counter is one to three the sender keeps sending, if it counts to four or more the sender has to stop.
We have to know at what receiver FIFO fill-level we have to signal a stop condition to the sender. It is the sum of the forward channel and the back channel latency. According to [16] the SerDes has a total link latency of 38 + 107 = 145 bit times, giving 7.25 clock cycles, plus the line delay of the cable.
尽管FPGA发送器没有与任何FPGA的时钟信号同步,但解码这些信号还是容易的。它是通过计算信息流控制信号维持同值的时钟周期数来实现的。如果周期数是一到三,发送器会继续发送信号,当达到四或以上时,发送器会停止发送。我们必须知道接收器的FIFO空间被装满至什么高度才应向发送器发送停止条件;这是前、后信道延时的总和。根据[16]中的串并转换器总共有链接时延38 + 107 = 145 位时间,有7.25个时钟周期,另加线缆的线路延时。
The flow-control back channel has a latency equal to the line delay plus two cycles for the synchronizer registers, plus 4 to 5 cycles to detect the stop state. This adds up to 14.25 cycles plus two line delays.
At a 2m maximum cable length this is 2 x 2m / 0.5c = 26.6 ns which is 3.3 cycles. Thus the total delay should be less than 18 cycles. The latest time to dispatch the flow control stop signal is thus when we have 18 words of the 16bit receiver FIFO remaining free.
信息流控制的后信道的时延是等于线路延时加同步注册器的2个周期,再加监测停止状态的四至五个周期,这合计达到14.25个周期加2个线路延时。
以最长2米的线缆计算,就是2 x 2m / 0.5c = 26.6 ns,即是3.3周期。因此,总延时应该低于18个周期。所以当16位接收器的FIFO空间只剩18字时,这是向信息流控制发送停止信号的最迟时间。
5) 32bit word synchronization: When using 32bit addresses, two 16bit words have to be transferred per address. In order to detect the 32bit word boundary we define that the two 16bit words have to be sent back-to-back, with no IDLE characters in between. Once an IDLE character is seen, the receiver knows the 32bit word boundary. This allows 32bit words to also be sent back-to-back, once the receiver has seen a single IDLE character, thus the full bandwidth available can be used for address data.
5. 32位字同步:当使用32位地址时,每个地址必须转移两个16位字。为了检测32位字边界,我们的定义是,这两个16位字必须连续发送,中间不允许有IDLE字符。一旦有个IDLE字符被发现,接收器就知道32位字边界;这就让32位字也可以被连续发送,因此,全部的可用带宽能被用于地址数据。
D. FPGA implementation
We are using a Xilinx Spartan 3E series FPGA on the AEX board to link the three interface sections together. The PQ208 package chosen has a sufficient pin count for this system, while still allowing in-house assembly without reflow soldering.
D. 运行FPGA
我们在AEX板上使用一个Xilinx Spartan 3E系列的FPGA将三个接口区连接起来。我们选择PQ208包是因为它有足够本系统使用的引脚数,而且不用再流焊就可进行内部组装。
【英语牛人团】
8、物流中DC是什么意思?具体做什么的?
DC即配送中心(Distribution Centre)
配送中心(Distributioncenter)是指接受供应商提供的多品种、大量货物,并在储存、储存、分拣、配送、配送处理、信息处理等操作后,将按照用户订购要求完成的货物交付给客户的组织和物流设施。
负责物流货物的集散,调运,配置工作的工作人员。
(8)信息流dc扩展资料:
配送中心作业流程
备货
配送的准备工作和基础工作。备货工作包括筹集货源、订货、采购、集货、进货及有关的质量检查、结算、交接等。
配送的优势之一,就是可以集中若干用户的需求进行一定规模的备货。备货是决定配送成败的初期工作,如果备货成本太高,会大大降低配送的效益。
分拣及配货
分拣及配货是配送不同于其他物流形式的有特点的功能要素,也是配送成败的一项重要支持性工作。分拣及配货是完善送货、支持送货准备性工作,是不同配送企业在送货时进行竞争和提高自身经济效益的必然延伸,所以,也可以说是送货向高级形式发展的必然要求。
有了分拣及配货,就会大大提高送货服务水平,所以,分拣及配货是决定配送系统水平的关键要素。
配装
在单个用户配送数量不能达到车辆的有效载运负荷时,就存在如何集中不同用户的配送货物,进行搭配装载以充分利用运能、运力的问题,这就需要配装。 和一般送货不同之处在于,通过配装可以大大提高送货水平及降低送货成本,所以配装也是配送系统中有现代特点的功能要素,是现代配送不同于传统送货的重要区别之处。
配送运输
配送运输属于运输中的末端运输、支线运输,和一般运输形态主要区别在于:配送运输是较短距离、较小规模、频度较高的运输形式,一般使用汽车和其他小型车辆做运输工具。
与干线运输的另一个区别是,配送运输路线选择问题是一般干线运输所没有的,干线运输的干线是惟一的运输线,而配送运输由于配送用户多,一般城市交通路线又较复杂,如何组成最佳路线,如何使配装和路线有效搭配等,是配送运输的特点,也是难度较大的工作。
9、物流中的“DC”是什么意思
distribution center
配送中心
10、DC是什么意思
DC代表意思:
1、DC漫画公司(Detective Comics)是美国与漫威漫画公司(Marvel Comics)齐名的漫画巨头,它创建于1934年。1938年6月,公司在《动作漫画》创刊号上创造出世界上第一位超级英雄——超人,从此改写了美国漫画史。
2、华盛顿哥伦比亚特区(Washington D.C.),简称华盛顿,又称华都、华府,美利坚合众国的首都,得名于美国首任总统乔治·华盛顿,靠近弗吉尼亚州和马里兰州。
位于美国的东北部、中大西洋地区,是1790年作为首都而设置、由美国国会直接管辖的特别行政区划,因此不属于美国的任何一州。
3、Synopsys发布最新版 Design Compiler 综合解决方案—— Design Compiler 2007。新版本扩展了拓扑技术,以加速采用先进低功耗和测试技术的设计收敛,帮助设计人员提高生产效率和 IC 性能。
4、数码相机,英文全称:Digital Still Camera (DSC),简称:Digital Camera (DC),是数码照相机的简称,又名:数字式相机。数码相机,是一种利用电子传感器把光学影像转换成电子数据的照相机。
5、树突状细胞(也称DC细胞)是由加拿大学者Steinman于1973年发现的,是目前所知的功能最强的抗原提呈细胞,因其成熟时伸出许多树突样或伪足样突起而得名。